I6500

【下载】I6500多处理数据表

I6500多处理器(MPS)是一款高性能多核微处理器该系统在片上系统中提供最佳的电源效率(SoC)应用程序。 每个I6500 CPU内核都结合了多线程和高效的双重组合管道提供卓越的计算吞吐量。

详阅请点击下载《I6500多处理数据表》

【下载】程序员指南——MIPS64®I6500多处理系统

本文档描述了64位MIPS I6400多处理系统的软件可编程知识(MPS)。该器件由图1.1所示的逻辑块组成。 图中的大部分模块有专门章节介绍,它描述如何使用寄存器和汇编代码来控制硬件。

详阅请点击下载《程序员指南——MIPS64®I6500多处理系统》

作者:电子创新网张国斌

于今年5月26日担任Imagination 公司CEO Andrew Heath近日在北京首度接受中国媒体采访,在采访中, 讲求务实的他没有大篇幅的勾勒Imagination未来蓝图,而是在介绍了Imagination的现状和未来发展策略后,详细讲解了Imagination最新推出的最新异构 MIPS CPU Warrior I-class I6500,这款多线程、多核、多集群设计的处理器可为多核异构设计提供全新等级系统效率与可扩展的运算能力。目标应用包括汽车辅助驾驶 ( ADAS )系统和无人驾驶汽车、网络、无人机、工业自动化、安全、视频分析、机器学习以及其他日益依赖于异构运算的各种应用。这款处理器到底有多强大呢?

一、什么是异构处理器?

在详解I6500之前,让我们首先了解下异构处理器,目前在国内外,异构处理器概念非常火爆,业界达成的共识是让各个处理器做自己最擅长的事情是最高能效的,异构处理器主要是指使用不同类型指令集和体系架构的计算单元(CPU、GPU、DSP、ASIC、FPGA......)组成的系统。

异构内置和外置:MIPS I6500处理器带来革新

在这篇文章中,我们将探索MIPS军工级I级I6500 CPU处理器的异构设计如何大幅提升性能及降低功耗。

高性能处理器通常使用深度多指令执行、分支预测及无序处理等技术以使性能最大化,但这却可能会影响功效。

如果其中一些任务是并行的,随之便会在一系列CPU中进行分区,这样便可以提供高性能高效的方案。为此,CPU供应商提供了多核集群,操作系统和应用程序开发人员则设计了相关软件以开发这些功能。

采用多线程

即使采用无序执行,通常的工作负载使得CPU将大多数时间花在等待内存系统的访问上。新引入的MIPS I6500支持多线程,即每个线程作为单独的处理器出现在软件中。根据不同的应用程序,添加第二个线程至CPU中时,通常10%的面积需要总体性能提升40%。MIPS I6500可以容纳6个CPU,每个都有4个线程,这样就不必在单个集群中运行24个线程。

【资料下载】MIPS I级I6500多处理器内核概述

MIPS I6500支持多线程,即每个线程作为单独的处理器出现在软件中。根据不同的应用程序,添加第二个线程至CPU中时,通常10%的面积需要总体性能提升40%。MIPS I6500可以容纳6个CPU,每个都有4个线程,这样就不必在单个集群中运行24个线程。

详阅请点击下载《MIPS I级I6500多处理器内核概述》

相关文章:
1、异构内置和外置:MIPS I6500处理器带来革新
2、这样的技术型CEO少见!Imagination CEO首度来华详解最新异构处理器I6500

新型异构MIPS I6500 CPU内部设计

MIPS I6500 CPU内部设计

MIPS I6500 CPU是一款64位、多线程、多核、多集群CPU,具备从嵌入式到云应用的可扩展性。它的重要特性包括:
• 内部异构:在单一集群中,设计人员能够通过不同的线程组合、不同缓存容量、不同频率甚至电压来配置每个CPU,实现最优化的功耗。

• 外部异构:拥有AMBA® ACE接口的最新MIPS一致性管理器(Coherence Manager),能与Arteris及Netspeed等提供的常用ACE一致性架构解决方案相连,让设计人员混合搭配处理集群的芯片配置,包括PowerVR GPU或其他的加速器,以实现出色的系统效率。

新型异构MIPS I6500 CPU介绍

Imagination Technologies宣布推出新的Warrior I-class I6500 CPU,此款多线程、多核、多集群设计可为多核异构设计提供全新等级的系统效率与可扩展的运算能力。目标应用包括汽车辅助驾驶(ADAS)系统和无人驾驶汽车、网络、无人机、工业自动化、安全、视频分析、机器学习以及其他日益依赖于异构运算的各种应用。

现今的异构SoC设计需将高性能的CPU集群与GPU或加速器集群结合起来,共同处理相同的数据集。I6500是具有高度可扩展性的解决方案,能够在集群中连续一致地部署优化的CPU核配置(“内部异构”,‘Heterogeneous Inside’),也能根据系统需求,在芯片上部署各种配置的CPU集群和GPU或加速器集群(“外部异构”,‘Heterogeneous Outside’)。

同步内容
--电子创新网--
粤ICP备12070055号